|
半导体学报 2009
A novel noise optimization technique for inductively degenerated CMOS LNA
|
Abstract:
本文提出了一种新颖的源级电感负反馈低噪声放大器的噪声优化方法。针对定偏置电压下理想栅电感和定 功耗下的非理想栅电感两种情形,利用数学分析和合理的近似方法分别进行了详细的讨论,给出了简洁而有效的分析设计公式。根据提出的公式,仅仅依靠手工计算,便可以快速而有效的设计出符合噪声性能要求的LNA 电路。我们在TSMC 0.25um CMOS 工艺下设计了1.8GHz 的LNA 电路。测试结果显示,该LNA 电路可以在5mW 的功耗水平下,取得1.6dB 的噪声指数和14.4dB 的功率增益。因此,测试结果证实了设计的LNA 电路可以在低功耗下取得低噪声水平。