|
半导体学报 2013
A 0.5 V divider-by-2 design with optimization methods for wireless sensor networks
|
Abstract:
基于0.13μm一层多晶硅八层金属的射频-混合信号的CMOS工艺,本论文设计了一个电源电压为0.5V由主从D触发器构成的二分频。电路采用了前向偏置技术且置于深N阱的低阈值晶体管。采用源极耦合结构的每个D-锁存器有采样和锁存电路组成。为了增大工作频率和降低功耗,锁存电路的电流是采样电路的一半,并且描述了电路优化的方法。测试的最大工作频率为6.5GHz,最小单端输入信号的幅度为150mV。