%0 Journal Article %T A 0.5 V divider-by-2 design with optimization methods for wireless sensor networks
一个应用于无线传感网采用0.13工艺电源电压为0.5V的二分频 %A Wang Lidan %A Li Zhiqun %A
王利丹 %A 李智群 %J 半导体学报 %D 2013 %I %X 基于0.13μm一层多晶硅八层金属的射频-混合信号的CMOS工艺,本论文设计了一个电源电压为0.5V由主从D触发器构成的二分频。电路采用了前向偏置技术且置于深N阱的低阈值晶体管。采用源极耦合结构的每个D-锁存器有采样和锁存电路组成。为了增大工作频率和降低功耗,锁存电路的电流是采样电路的一半,并且描述了电路优化的方法。测试的最大工作频率为6.5GHz,最小单端输入信号的幅度为150mV。 %K low-threshold transistors %K deep-N well %K forward-body bias %K low voltage
低阈值晶体管,深N阱,前向衬底偏置,低电压 %U http://www.alljournals.cn/get_abstract_url.aspx?pcid=5B3AB970F71A803DEACDC0559115BFCF0A068CD97DD29835&cid=1319827C0C74AAE8D654BEA21B7F54D3&jid=025C8057C4D37C4BA0041DC7DE7C758F&aid=A2B81C56D90B149C221CC4B53533886A&yid=FF7AA908D58E97FA&vid=339D79302DF62549&iid=94C357A881DFC066&sid=3AF6FFD100BDB031&eid=DF92D298D3FF1E6E&journal_id=1674-4926&journal_name=半导体学报&referenced_num=0&reference_num=18