|
半导体学报 2009
Optimization design of a full asynchronous pipeline circuit based on null convention logic
|
Abstract:
本文提出了一种改善零协议逻辑(Null Convention Logic)异步流水线电路性能的设计方案,通过采用并行处理模式使流水线中的并行组合逻辑模块交替工作在NULL和DATA模式下,减少了上一级NCL异步寄存器对组合逻辑输出的NULL和DATA信号的完成等待时间,增加了流水线单位时间内的数据处理量。在0.18μm CMOS工艺下对基于不同位宽的异步全加器为异步组合逻辑模块的新型异步流水线进行了仿真分析。结果显示,新的流水线设计方案在基于6位异步全加器为组合逻辑模块的情况下,吞吐量增加了72.4%。此设计方案具有高吞吐量,延时不敏感的优点,适用于高速异步设计。