|
半导体学报 2010
A dual VCDL DLL based gate driver for zero-voltage-switching DC--DC converter
|
Abstract:
本文陈述了一种基于双链延迟锁相环的实现DC-DC的零电压开关转换的功率管栅驱动电路。它使用两压控延迟链的延迟差作为死区时间,实现了高精度的零电压开关转换,并具有良好的线性度和较低的功耗。设计采用CSM 2P4M 0.35μm CMOS工艺,在输入电压3.3V,输出电压1.3V和4MHz开关频率下测试,在100mA到600mA负载电流范围内,为DC-DC提升效率2%到4%