|
半导体学报 2010
A 1.5 V 7.656 GHz PLL with I/Q outputs for a UWB synthesizer
|
Abstract:
本论文实现了频率为7.656GHz全集成正交输出CMOS锁相环。该锁相环可以用作MB-OFDM超宽带频率综合器的一个基本模块。为了使环路快速稳定,该锁相环采用整数型结构,指定输入参考频率为66MHz,并且采用了一个宽带的正交压控振荡器,把两个交叉耦合LC压控振荡器通过底部串联耦合来产生正交载波。在0.18微米CMOS工艺和1.5V电源电压下,该锁相环消耗电流16mA(包含驱动电路),测得相位噪声在1MHz频偏处为-109 dBc/Hz。其中测得正交压控振荡器的频率调谐范围为6.95GHz至8.73GHz。整个芯片的核心面积为1×0.5mm2。