全部 标题 作者
关键词 摘要

OALib Journal期刊
ISSN: 2333-9721
费用:99美元

查看量下载量

相关文章

更多...

Strained Si Channel Heterojunction pMOSFET Using 400℃ LT-Si Technology
应用400℃低温Si技术制备应变Si沟道pMOSFET(英文)

Keywords: SiGe,low-temperature Si,strain relaxation,threadi ng dislocation
锗硅
,低温硅,弛豫,线位错

Full-Text   Cite this paper   Add to My Lib

Abstract:

在利用分子束外延方法制备Si Ge p MOSFET中引入了低温Si技术.通过在Si缓冲层和Si Ge层之间加入低温Si层,提高了Si Ge层的弛豫度.当Ge主分为2 0 %时,利用低温Si技术生长的弛豫Si1 - x Gex 层的厚度由UHVCVD制备所需的数微米降至4 0 0 nm以内,AFM测试表明其表面均方粗糙度(RMS)小于1.0 2 nm.器件测试表明,与相同制备过程的体硅p MOSFET相比,空穴迁移率最大提高了2 5 % .

Full-Text

Contact Us

service@oalib.com

QQ:3279437679

WhatsApp +8615387084133