|
半导体学报 2004
Design of Low-Voltage Low Noise Amplifiers with High Linearity
|
Abstract:
研究了一种具有高线性的CMOS低噪声放大器,其工作电压可以低于1V.在这个电路中,加一个工作在线性区的辅助MOS管以提高线性特性.仿真表明这种方法可以提高输入三阶交截点,其代价远小于传统方法为获得1dB线性度改善而必须增加1dB功耗的代价.为了降低该电路中的共栅PMOS管的有载输入阻抗,不使其源极处的电压增益过大而降低电路的线性特性,必须优化其尺寸.仿真使用的模型是TSMC0.18μm射频CMOS工艺库,仿真工具是Cadence的SpectreRF