|
河北科技大学学报 2012
一种高性能全差分运算放大器的设计DOI: 10.7535/hbkd.2012yx01012, PP. 50-55 Keywords: 流水线adc,增益自举,折叠共源共栅,采样电路 Abstract: 设计了一种具有高增益、大带宽的全差分折叠式共源共栅增益自举运算放大电路,适用于高速高精度流水线模数转换器余量增益电路(mdac)的应用,增益自举运算放大器的主放大器和子放大器均采用折叠式共源共栅差分结构,并且主放大器采用开关电容共模反馈来稳定输出电压,该放大器工作在5.0v电源电压下,单端负载为2pf,采用华润上华(csmc)0.5μm5vcmos工艺对电路进行仿真测试,结果显示该运放的直流增益可达到126.3db,单位增益带宽为316mhz。精度为0.01%时的建立时间为4.3ns。
|