全部 标题 作者
关键词 摘要

OALib Journal期刊
ISSN: 2333-9721
费用:99美元

查看量下载量

相关文章

更多...

脑电信号检测专用集成电路的设计

DOI: 10.11830/ISSN.1000-5013.2010.02.0162, PP. 162-165

Keywords: 脑电信号,专用集成电路,带隙基准电路,差分差值放大器,跨导运算放大器

Full-Text   Cite this paper   Add to My Lib

Abstract:

采用CSMC双层多晶、双层金属、N阱0.6μm互补金属氧化物半导体工艺,设计一种脑电信号检测专用集成电路(ASIC).系统包含基于斩波技术的差分差值放大器、跨导运算放大器(OTA)-C低通滤波电路、增益调整电路、两相非重叠时钟产生电路和带隙电压基准等电路.仿真结果表明,输入信号在-0.862~0.902V范围内,输入和输出都是线性关系,且共模抑制比可达114dB,符合设计要求.

References

[1]  林能毅. 十六通道脑电波讯号拾取晶片之研制 [D]. 桃园:中原大学, 2002.
[2]  ALLEN P E, 冯军. CMOS模拟集成电路设计 [M]. 北京:电子工业出版社, 2005.
[3]  骆妙艺, 凌朝东, 李国刚. 一种适合检测生物电信号的基于斩波技术的放大器 [J]. 现代电子技术, 2007, (21):101-103.doi:10.3969/j.issn.1004-373X.2007.21.035.
[4]  叶媲舟, 凌朝东, 黄群峰. 脑电信号检测用的含工频陷波OTA-C低通滤波器 [J]. 微纳电子技术, 2007, (11):1026-1029.doi:10.3969/j.issn.1671-4776.2007.11.012.
[5]  QIAN X B, XU Y P, LI X P. A CMOS continuous-time low-pass notch filter for EEG systems [J]. Analog Integrated Circuits and Signal Processing, 2005(3):231-238.
[6]  殷和国, 杨银堂, 崔占东. 芯片级电磁兼容性的设计方法及其应用 [J]. 半导体技术, 2004(9):52-56.doi:10.3969/j.issn.1003-353X.2004.09.013.
[7]  VAUGHAN T M. Brain-computer interface technology:A review of the second international meeting [J]. IEEE Transactions on Neural System and Rehabilitation Engineering, 2003(2):94-109.
[8]  NG K A, CHAN P K. A CMOS analog front-end IC for portable EEG/ECG monitoring applications [J]. IEEE Transactions on Circuits and System (Ⅰ):Regular Papers, 2005, (11):2335-2347.
[9]  吴孙桃, 林凡, 郭东辉. 基于斩波技术的CMOS运算放大器失调电压的消除设计 [J]. 半导体技术, 2003(8):60-64.doi:10.3969/j.issn.1003-353X.2003.08.022.
[10]  VEENDRICK H J M. Short-circuit dissipation of static CMOS circuitry and its impact on the design of buffer circuits [J]. IEEE Journal of Solid-State Circuits, 1984(4):468-473.

Full-Text

Contact Us

service@oalib.com

QQ:3279437679

WhatsApp +8615387084133