|
半导体学报 2011
A low reference spur quadrature phase-locked loop for UWB systems
|
Abstract:
本文介绍了一个用于中国超宽带标准频率综合器中的低相位噪声、低参考杂散的正交锁相环。通过使用具有毛刺抑制作用的电荷泵,锁相环的参考杂散被有效地抑制。通过使鉴频鉴相器和电荷泵工作在传输特性曲线的线性区,锁相环的线性度得以提高。为了保证正交锁相环输出信号的正交性,提出了一种串联正交压控振荡器。锁相环采用TSMC 0.13 μm CMOS工艺制造,电源电压1.2 V。正交锁相环在1 MHz频偏处的相位噪声为-105 dBc/Hz,参考杂散为-71 dBc。整个锁相消耗了13 mA的电流。