|
半导体学报 2010
Design and optimization of an ultra-wide frequency range CMOS divide-by-two circuit
|
Abstract:
本文提出了一种新型的基于轮换触发的除二电路及其基于大信号分析的优化方法。通过减小跟随相输出节点的RC常数,增大锁存相输出节点的RC常数,减小内部信号摆幅和补偿锁存相输出节点漏电流的损失等电路技术,大大拓宽了其工作频带。本论文在SMIC 0.13μm RF CMOS工艺条件下设计了一款原型电路,其后仿工作频率可以达到320MHz到29.6GHz。此外,这款除二电路还应用于两款整数分频锁相环芯片中,分别对频率为4224MHz和10GHz的信号进行分频。测试结果表明,这款除二电路可以对其进行正确分频,而且整体锁相环的带内相噪分别为-94dBC/Hz@10kHz和-84dBc/Hz@10kHz.