|
半导体学报 2009
A 10 Gb/s receiver with half rate period calibration CDR and CTLE/DFE combiner
|
Abstract:
本文提出了65纳米CMOS工艺下的一种10Gb/s 低功耗的有线电互连接收端。接收端的面积为300μm×500μm。通过集成新的周期性相位校准双沿触发的CDR电路,接收端的功耗为52mW。利用低功耗宽带可编程的CTLE和DFE组合均衡器,接收端可以在宽的范围区间内补偿信道损失。