%0 Journal Article %T 基于异步NoC机制的Booth乘法器设计 %A 何安平 %A 冯志华 %A 吴尽昭 %J 内蒙古大学学报(自然科学版) %D 2017 %X 随着信息化社会的深入发展,数字集成电路技术运用得越来越广泛.乘法器是数字电路系统最重要的算术运算单元之一,影响了整个电路系统的工作效率.实际设计通常采用Booth结构作为数字乘法器实现框架,决定此类乘法器运算效率的最为关键的两个方面是:部分积产生和部分积合并.提出了一种从结构上采用独立路由寻址的机制来实现部分积的产生,设计方法上采用异步微流水线,控制机制上采取数据通路的方法,来设计基于异步NoC (Network On Chip) 机制的Booth乘法器设计.最后,通过FPGA开发板进行了仿真和实现,并与传统的Booth乘法器性能做了对比分析 %K 片上路由 %K 异步微流水线 %K Booth算法 %K 乘法器 %U http://ndxbzkb.imu.edu.cn/oa/DArticle.aspx?type=view&id=20170614