%0 Journal Article %T 增强工艺偏差容忍度的带隙基准电压源设计 %A 卢宇峰 %A 李益航 %A 罗小华 %A 俞淼 %J 浙江大学学报(理学版) %D 2016 %R 10.3785/j.issn.1008-9497.2016.06.013 %X 摘要 随着CMOS工艺特征尺寸的减小,带隙基准电压源在制造过程中因器件失配和工艺波动易导致实际输出电压和目标值发生偏离,降低芯片成品率.为此提出将Pelgrom失配模型引入电路设计中,分别从器件参数、电路结构、版图布局三方面对亚微米级的电路进行工艺偏差优化.基于华润上华(CSMC)0.5 μm工艺以及Hspice软件仿真,显示基准源输出电压为1.232 54 V,偏差小于5 mV.流片测试结果表明,应用此设计的三通道LED驱动控制芯片成品率达到96.8%,输出电流达到(18±0.5)mA的芯片占99.6%以上 %K 工艺偏差 %K 失配 %K 带隙基准电压 %K 阈值偏差 %K 失调 %K 成品率 %U http://www.zjujournals.com/sci/CN/abstract/abstract2370.shtml