%0 Journal Article %T 嵌入式实时系统容错集成技术的研究 %J 计算机科学 %D 2006 %X 本文提出了一种用于嵌入式实时系统的集成检查点回卷、任务重复和dvs的容错方法。该方法支持处理器速度的在线调整,并根据系统的特点,分别插入额外的scp或ccp点,有效使用检查点的存贮和比较功能,减少任务的执行时间,提高系统性能。通过概率原理导出了该方法任务的平均执行时间。仿真结果表明在dmr系统上,与原有的方法相比。所提出的方法明显减少了任务的平均执行时间。在此基础上,进一步提出了可适配处理器速度的算法,在减少任务执行时间的同时又节约系统能源。本文研究成果也可用于其它任务重复系统,如tmr-f、dmr-f- %K 设置检查点 %K 任务重复 %K dmr %K dvs %K scp %K ccp %K cscp嵌入式实时系统容错集成技术 %U http://www.jsjkx.com/jsjkx/ch/reader/view_abstract.aspx?file_no=21880513&flag=1