%0 Journal Article %T 一种基于fpga的容错嵌入式系统设计 %A 陈国林 %A 章立生 %J 计算机应用 %D 2005 %X ?在fpga内部使用各种ip软核搭建了完整的嵌入式系统,实现了用三个microblazecpu软核进行表决的三模冗余容错方案。同时对μc/os-ii操作系统以及应用程序进行改进,在程序的内部加入了错误检测和校正(edac)、函数堆栈保护等容错功能。通过实验证明,该系统减小了器件本身和内存模块受到的seu(singleeventupset)影响。 %K fpga %K seu %K 容错 %K 三模冗余 %K 错误检测和校正 %U http://www.joca.cn/CN/abstract/abstract14338.shtml