%0 Journal Article %T 1553b总线通信终端知识产权核的设计 %A 李延节 %A 何劲松 %A 李然 %J 计算机应用 %D 2014 %X ?为满足航天飞行器地面仿真设备使用的需求,设计了一种基于可编程逻辑门阵列(fpga)的1553b总线通信终端知识产权(ip)核。在保证总线系统可靠性的前提下,采用自顶向下的设计方法与“双进程”编码方式,利用超高速硬件描述语言(vhdl)生成目标代码,使用modelsim软件进行仿真,最后在实际设备中验证并应用。该ip核可配置在总线控制器、远程终端或总线监控器3种不同的工作模式下运行,易于集成入片上系统(soc),对进一步应用1553b总线提供了更多的选择。 %K 1553b总线 %K 通信终端 %K 可编程逻辑门阵列 %K 知识产权核 %K 可靠性 %U http://www.joca.cn/CN/abstract/abstract17078.shtml