%0 Journal Article %T 一种用于FPGA配置的抗干扰维持电路 %A 张惠国 %A 王晓玲 %A 唐玉兰 %A 于宗光 %A 王国章 %J 电子学报 %P 1169-1173 %D 2011 %X 设计并实现了一种用于FPGA配置的抗干扰维持电路,针对基于SRAM的FPGA配置单元易受噪声影响丢失信息的问题,提出了电压不稳定、低压状态下配置信息的抗干扰维持方案.在设计高面积效率配置单元、分析噪声容限的基础上,得出配置单元静态噪声容限随电源电压单调递增的关系,并进一步设计了基准、电荷泵以及电压比较控制电路构成的可切换电源反馈控制电路,实现了配置单元的稳定供电.仿真及测试结果表明,正常工作电压为2.5V的FPGA芯片能在1.8V低电压下维持配置信息,提高了FPGA芯片的抗干扰性能. %K 可编程门阵列 %K 静态存储器 %K 低压维持 %K 抗干扰 %K 噪声容限 %U http://www.ejournal.org.cn/CN/abstract/abstract4755.shtml