%0 Journal Article %T 一种新型的抗DPA攻击可配置逻辑结构 %A 乐大珩 %A 张民选 %A 李少青 %A 孙岩 %A 谷晓忱 %J 电子学报 %P 453-457 %D 2011 %X DPA(DifferentialPowerAnalysis)攻击的强度取决于芯片电路功耗与所处理的数据之间的相关性以及攻击者对算法电路实现细节的了解程度.本文结合动态差分逻辑和可配置逻辑的特点,提出了一种具有抗DPA攻击能力的双端输出可配置逻辑(DRCL:Dual-RailConfigurableLogic).该逻辑一方面具有与数据取值无关的信号翻转率和信号翻转时刻,因而能够实现很好的功耗恒定特性;另一方面去除了电路结构与电路功能之间的相关性,从而可以阻止攻击者通过版图逆向分析的方法窃取算法电路实现细节.实验结果表明,DRCL比典型的抗DPA攻击逻辑WDDL(WaveDynamicDifferentialLogic)具有更好的功耗恒定性,因而具有更强的DPA攻击防护性能. %K 安全芯片 %K 旁路攻击 %K 功耗分析攻击 %K 动态差分逻辑 %K 可配置逻辑 %U http://www.ejournal.org.cn/CN/abstract/abstract1092.shtml