%0 Journal Article %T 利用FPGA和DSP结合实现雷达多目标实时检测 %A 赵保军 %A 史彩成 %A 韩月秋 %A 毛二可 %J 电子学报 %P 1145-1147 %D 2001 %X 在高速并行流水信号处理中,ASIC(FPGA)+DSP+RAM是目前国际流行的一种方式,尤其是FPGA+DSP+RAM更适合中国的国情.本文利用FPGA的算术逻辑单元与外部存储器相结合,解决了线路板面积有限与雷达数据处理需要大量存储空间的矛盾;利用FPGA的并行流水特点解决了雷达数据的实时处理与有限的DSP处理速度之间的矛盾;而FPGA处理结果的航迹相关、FPGA运行模式的控制和与上位机之间的通信与数据交换等工作利用DSP完成,从而达到系统的最佳配置.目前系统已通过验收,各项指标达到了设计的要求. %K FPGA %K 多目标自动检测 %K 并行流水 %U http://www.ejournal.org.cn/CN/abstract/abstract6514.shtml