%0 Journal Article %T 一种新型2-DCT/IDCT结构的设计与实现 %A 傅宇卓 %A 王嘉芳 %A 胡铭曾 %J 电子学报 %P 2126-2129 %D 2002 %X 本文根据MPEG-2视频编码的特点,设计了仅由一个1-DCT核完成的2-DCT/IDCT结构,该结构的转换矩阵通过SRAM实现,具备双端口的输入输出,数据吞吐率较高,能够有效节省芯片面积.1-DCT核由7个乘法器组成,乘法器可以根据计算速度的快慢灵活设计.为了解决双端口无冲突的存储访问,提出了一个数据排列方案.由于乘法器的乘数之一为常数,我们设计了一种常数修改方案能够有效的降低成法器的硬件开销.该2-DCT/IDCT结构通过了FPGA验证,具有较强的工程实用价值. %K 2-DCT/IDCT %K 乘法器 %K FPGA验证 %U http://www.ejournal.org.cn/CN/abstract/abstract7501.shtml