%0 Journal Article %T 一种新型高精度DLL鉴相器设计 %A 冀蓉 %A 冯颖 %A 曾献君 %A 陈亮 %A 张峻峰 %A 罗钢 %J 电子学报 %P 1694-1698 %D 2009 %X 本文从研究静态相位误差对DLL(Delay-LockedLoop)环路的影响入手,基于Hogge和Alexander结构鉴相器,设计了一款用于30相500MHzDLL的新型高精度鉴相器.与传统的线性鉴相器和二进制鉴相器相比,文中提出的新型鉴相器电路既具有理想线性鉴相器的特点,又解决了电荷泵开启死区的问题,消除了电流舵结构的电荷泵因电流失配带来的静态相位误差.对该鉴相器电路进行0.13μmCMOS工艺下的版图实现,版图之后的仿真结果显示:该鉴相器能正确鉴别1ps以上的相位延迟差,鉴相的精度高达0.18°,完全满足设计要求. %K 鉴相器 %K 延迟锁相环 %K 相位误差 %K 时钟相位 %K 时钟抖动 %U http://www.ejournal.org.cn/CN/abstract/abstract5476.shtml