%0 Journal Article %T 一种适用于H.264标准的高度并行双层流水线结构CAVLC编码器 %A 乔飞 %A 魏鼎力 %A 杨华中 %A 汪蕙 %J 电子学报 %P 1705-1710 %D 2010 %X 本文提出一种适用于H.264编码器的高度并行、双层流水线的CAVLC硬件实现结构.该结构设计了四路并行扫描统计模块,克服了以往结构每个时钟周期只能扫描一个系数的处理速率瓶颈;通过使用FIFO,平衡每一级流水线的处理延时,提高整个流水线工作的效率;在各个编码模块内部也大量采用流水线结构,提高数据吞吐率.基于0.18μmCMOS工艺,新结构在166.7MHz工作频率下,综合等效门数为20685门,数据吞吐率为每秒处理27M系数块,甚至能够实时编码数字影视格式的视频(4096×2048@30fp/s).整个设计在数据吞吐率提高到以往结构的3.46倍的同时,硬件资源代价并没有显著的增加. %K H.264 %K 基于上下文的自适应变长编码 %K 编码器 %U http://www.ejournal.org.cn/CN/abstract/abstract2623.shtml