%0 Journal Article %T 基于PCI总线的边界扫描主控器的FPGA设计与实现 %A 朱华贵 %A 何光普 %A 陈光 %J 四川师范大学学报(自然科学版) %P 501-504 %D 2005 %X 在分析边界扫描测试技术的工作机制对测试主控系统的功能需求基础上,提出了一种基于PCI总线采用FPGA实现的低成本边界扫描测试主控器的硬件设计方案.该系统以PC机为平台,利用FPGA器件设计实现JTAG主控芯核,并在主控器芯核内加入FIFO,提高了PCI总线的传送速率,使用户能够利用计算机方便的组成一个边界扫描测试系统.经仿真和测试实践表明,该系统产生的测试信号完全满足IEEE1149.1协议的时序要求,对支持IEEE1149.1协议的芯片进行功能测试和PCB板的互连测试及电路故障诊断.该系统结构简单,使 %K JTAG %K 边界扫描 %K FPGA %K PCI %K 测试系统 %U http://jsnu.paperopen.com/oa/DArticle.aspx?type=view&id=200504035