%0 Journal Article %T 引入SRAM的三级缓存技术在高速通信中的应用 %A 史赟 %A 郑永秋 %A 任勇峰 %J 重庆邮电大学学报(自然科学版) %D 2012 %X 在高速通信过程中,数据处理系统通常需要数据缓存来实时存储收到的数据。利用现场可编程门阵列(fieldprogrammablegatearray,FPGA)内部资源构建的先进先出(firstinfirstout,FIFO),其容量有限,在数据通信过程中由于读写速度不匹配而导致FIFO溢出,从而出现丢数现象。为此设计并实现了一种三级缓存结构,在FPGA外部引入1MByte容量的静态随机存储器(staticrandomaccessmemory,SRAM)作为中间级缓存,输入级和输出级缓存为FPGA内部的FIFO,FPGA控制数据的传输和对SRAM的读写操作。采用三级缓存技术,简化了硬件复杂度,提高了设计的可实现性,经多次测试表明,本技术稳定可靠。 %K 三级缓存 %K 静态随机存储器 %K 先进先出(FIFO) %K 现场可编程门阵列(FPGA) %U http://journal.cqupt.edu.cn/jcuptnse/jcuptnse/ch/reader/view_abstract.aspx?file_no=20120112&flag=1