%0 Journal Article %T 一种基于RAM的QC-LDPC码新颖编码架构研究 %A 张文俊 %A 卫霞 %A 闫永瑞 %J 重庆邮电大学学报(自然科学版) %D 2010 %X 为了提高LDPC编码器的数据吞吐率,提出了一种基于RAM的改进型准循环LDPC码(quasi-cycliclowdensityparitycheek,QC-LDPC)的编码器实现方法。采用RAM存储校验位,并引入指针来指示RAM的地址方法,从而取代传统编码架构中的移位寄存器,使编码过程通过对RAM的读写操作实现,校验位序列也通过对RAM的读操作串行输出。由于该编码器没有使用移位寄存器以及并串转换电路,从而大幅度节约了硬件资源并提高了数据吞吐率。 %K QC-LDPC码 %K 现场可编程逻辑门阵列 %K 编码器 %U http://journal.cqupt.edu.cn/jcuptnse/jcuptnse/ch/reader/view_abstract.aspx?file_no=20100111&flag=1