%0 Journal Article %T 基于DVB-S2的高速多码率LDPC 编码器的FPGA设计与实现 %A 范光荣 %A 王华 %A 夏添琦 %A 匡镜明 %J 北京理工大学学报 %D 2008 %X 针对DVB-S2标准中的低密度奇偶校验(LDPC)码,提出了一种LDPC编码器设计结构.该结构巧妙地利用了输入数据的随机特性,显著降低了计算电路的功耗.在此基础上,提出了两路并行的编码器设计方法,将编码器可处理的信息速率提高到原来的2倍.在现场可编程门阵列(FPGA)XC4VLX25-10SF363上实现了两路并行的多码率LDPC编码器.经实验测试表明,编码器工作稳定,处理速率高达328Mbit/s,可满足同步数字传输体系(SDH)高速传输的应用需求,同时,该编码器具有通用性,经过重新配置可实 %K DVB-S2标准 %K 低密度奇偶校验(LDPC)码 %K 编码器 %K 现场可编程门阵列(FPGA) %U http://journal.bit.edu.cn/zr/ch/reader/view_abstract.aspx?file_no=20080916&flag=1