%0 Journal Article %T 一种32位浮点数字信号处理器(DSPs)的外设模型设计 %A 李昀 %A 韩月秋 %J 北京理工大学学报 %D 2004 %X 提出一个使用VHDL语言建立的32位浮点DSPs的外设模型,并分析外设的结构,各部分的工作原理以及相互之间的通信.外设模型中包括了DMA、程序存储器控制器(PMC)、数据存储器控制器(DMC)、外部存储器接口(EMIF)、外设总线控制器(PBC)和定时器,中断选择以及启动逻辑等.模型具有单周期数据存取,多条指令并行读取,程序存储器的高速cache策略,DMA四通道独立控制与操作,DMA以及CPU的两个数据通道可以同时访问数据存储空间等特点. %K 浮点DSP处理器 %K 外设模型设计 %K VHDL %U http://journal.bit.edu.cn/zr/ch/reader/view_abstract.aspx?file_no=20040515&flag=1