%0 Journal Article %T FFT处理器的高密度可编逻辑器件实现 %A 唐治德 %A 姚玉坤 %J 重庆大学学报 %D 2001 %R 10.11835/j.issn.1000-582X.2001.03.022 %X 为了提高快速离散傅立叶变换(FFT)的处理速度,研究了一种宜于高密度可编逻辑器件(CLPD)实现FFT处理器的硬件结构,并利用CPLDFLEX10K设计和实现了128点FFT单片处理器,系统的仿真表明,该处理器运算结果正确,在系统时钟频率为20MHz时,128点复数FFT处理器的计算时间小于230us。研究表明:CPLD与FFT的结合将提高FFT的处理速度,从而使FFT的应用更加广泛。 %K 快速离散 %K 傅立叶变换 %K FFT %K 可编逻辑器件 %K 逻辑设计 %K 数字信号处理 %U http://qks.cqu.edu.cn/cqdxzrcn/ch/reader/view_abstract.aspx?file_no=200103101&flag=1