%0 Journal Article %T 基于Verilog的LDPC编译码设计 %A 何伟 %A 郭志欢 %J 重庆大学学报 %D 2014 %R 10.11835/j.issn.1000-582X.2014.06.007 %X LDPC(lowdensityparitycheckcode)码是目前最优秀的码字之一,其接近香农传输极限的性能使其成为第四代通信系统(4G)强有力的竞争者。论文通过Verilog实现LDPC编译码算法从而提高运算效率,选用了“π旋转矩阵构造法”进行编码,“皇后算法”较好的避免了H矩阵中小环的出现。译码采用“UMPBP-Based(最小和或最大积)算法”,其中的对数运算将小数控制在了-100到100之间,对于运算过程中的大量小数均采用Q8(定点数)格式表示,范围-128≤X≤127.99609375,精度0.00390625,从而避免了浮点数运算,因此可以完全采用Verilog语言描述LDPC译码算法。程序中没有使用任何公司的IP核,适用于所有FPGA,可移植性好。 %K LDPC %K Verilog实现 %K Q格式 %K π矩阵 %K UMP %K BP-Based算法 %U http://qks.cqu.edu.cn/cqdxzrcn/ch/reader/view_abstract.aspx?file_no=201406008&flag=1