%0 Journal Article %T 基于Cache和层次Z缓存算法的3维图形深度消隐硬件设计和实现 %A 钟伟 %A 郭立 %A 杨毅 %J 中国图象图形学报 %D 2009 %R 10.11834/jig.20090724 %X 为了在3维图形渲染硬件系统中节省带宽和提高消隐效率,基于Cache和层次Z缓存算法(hierarchicalZ-buffer,HZB),设计了一个深度消隐硬件模块。该硬件模块主要面向带宽有限的片上3维图形渲染系统,其在节省带宽的同时,还可加快消隐速度和提高消隐效率。该模块通过设计优化ZCache结构来获得较高命中率,并采用了1级层次Z缓存算法,以提高消隐效果,同时加入了快速Z清除(FastZClear)结构,以节省带宽。该设计已通过RTL级建模和仿真验证。实验结果表明,该新的硬件可节省大概30%的带宽,消隐速度和效率最多可提高20%。 %K 消隐 %K 层次Z缓存 %K Z %K Cache %U http://www.cjig.cn/jig/ch/reader/view_abstract.aspx?file_no=20090724&flag=1