%0 Journal Article %T 低k介质对CMOS芯片动态功耗的影响 %A 王鹏飞 %A 丁士进 %A 张卫 %A 王季陶 %A 李伟 %J 自然科学进展 %D 2001 %I %X 利用CMOS电路动态功耗模型,对采用不同介电常数绝缘介质的CMOS集成电路进行模拟,研究了不同特征尺寸集成电路中低介电常数绝缘介质薄膜对电路动态功耗的影响.发现集成电路特征尺寸越小,电路功耗-延迟积与金属互连长度的线性关系越好.并且随绝缘介质介电常数降低,电路动态功耗的两个部分:状态翻转功耗与直通短路功耗,都有明显的降低.因此在ULSI中采用低介电常数绝缘介质是降低电路功耗的一种十分有效的途径. %K 低介电常数绝缘介质 %K 互连延迟 %K 动态功耗 %K 深亚微米 %U http://www.alljournals.cn/get_abstract_url.aspx?pcid=01BA20E8BA813E1908F3698710BBFEFEE816345F465FEBA5&cid=96E6E851B5104576C2DD9FC1FBCB69EF&jid=504AF8C1E5476CA7C4EC9DF6FEAC14AC&aid=32FF9D9AA43B4642&yid=14E7EF987E4155E6&vid=708DD6B15D2464E8&iid=38B194292C032A66&sid=E3094127AA4ABC1A&eid=4AD4BA66429F5627&journal_id=1002-008X&journal_name=自然科学进展&referenced_num=1&reference_num=9