%0 Journal Article %T FPGA Implementation of a Class of LDPC Encoder and Decoder
基于FPGA的一类低密度奇偶校验码的实现 %A 刘晓明 %A 刘强 %A 鲁俊成 %J 计算机科学 %D 2004 %I %X 本设计用可编程逻辑器件(FPGA)实现了一种低密度奇偶校验LDPC(Low Density Parity Check)码。本文所提到的LDPC码是采用并行编码和部分并行译码结构。同时本文采用的是一种系统码结构,这种码的最主要的优点就是它的生成矩阵能够很容易地从奇偶校验矩降的一定变换而得到,这样,应用FPGA实现译码器的同时,能够简单有效地实现对应的编码器。该设计是针对分组块长为345比特,码率为4/5,采用了6位量化方案。本文用现场可编程门阵列(FPGA)实现了LDPC码的编码,译码电路,并且通过QUARTUS仿真测试以及下载到实验板ATERA芯片的调试,表现出好的纠错性能。 %K 可编程逻辑器件 %K FPGA %K 低密度奇偶校验 %K LDPC %K 置信传播算法 %K 系统码 %K 校验节点单元 %U http://www.alljournals.cn/get_abstract_url.aspx?pcid=5B3AB970F71A803DEACDC0559115BFCF0A068CD97DD29835&cid=8240383F08CE46C8B05036380D75B607&jid=64A12D73428C8B8DBFB978D04DFEB3C1&aid=00B9859FB9C2978E&yid=D0E58B75BFD8E51C&vid=4AD960B5AD2D111A&iid=5D311CA918CA9A03&sid=2BA123C6EB9D54C2&eid=1E41DF9426604740&journal_id=1002-137X&journal_name=计算机科学&referenced_num=0&reference_num=11