%0 Journal Article %T Hardware Implementation of PPU Based on FPGA
基于FPGA的图像预处理单元的硬件实现 %A ZHU Xi %A WANG Ling %A ZHENG Shan-Xian %A GUO Xiang-Yong %A
朱喜 %A 王玲 %A 郑善贤 %A 郭湘勇 %J 计算机系统应用 %D 2010 %I %X 为了实现图像的实时处理,常采用现场可编程门阵列FPGA对采集到的图像数据进行预处理。以对Micron MT9V112传感器的Bayer图像数据处理为例,首先就Bayer 数据坏点修正、Bayer转RGB888及RGB888降噪进行了介绍,然后应用Verilog HDL语言设计出相应的硬件模块,最后结合MATLAB对硬件模块处理后的数据做了相应的测试。仿真结果表明,硬件模块对640x480数据的处理满足系统实时性要求。 %K image preprocessing unit %K Verilog HDL %K FPGA
图像预处理单元 %K Verilog %K HDL %K 现场可编程门阵列 %U http://www.alljournals.cn/get_abstract_url.aspx?pcid=5B3AB970F71A803DEACDC0559115BFCF0A068CD97DD29835&cid=8240383F08CE46C8B05036380D75B607&jid=D4F6864C950C88FFCE5B6C948A639E39&aid=2CDDFC32F0B1C189711BB810B5BF88EA&yid=140ECF96957D60B2&vid=2A8D03AD8076A2E3&iid=F3090AE9B60B7ED1&sid=68D88C2FCF9C3098&eid=09ABD5535D9B6D45&journal_id=1003-3254&journal_name=计算机系统应用&referenced_num=0&reference_num=9