%0 Journal Article
%T Low power FPGA routing algorithm based on firewall register
防火墙寄存器技术的FPGA低功耗布线算法研究*
%A HUANG Juan
%A YANG Hai-gang
%A TAN Yi-tao
%A CUI Xiu-hai
%A LI Wei
%A
黄娟
%A 杨海钢
%A 谭宜涛
%A 崔秀海
%A 李威
%J 计算机应用研究
%D 2011
%I
%X 针对减少毛刺能够有效地降低电路功耗,提出了一种基于防火墙寄存器技术的FPGA低功耗布线算法。在布线过程中,一方面运用算法增加防火墙寄存器滤掉毛刺;另一方面通过修改代价函数,动态地调节输入信号的路径,使信号到达查找表输入端的时间基本趋于一致,从而有效地减少毛刺,降低电路的动态功耗。实验结果表明,在运算时间相同的情况下,与其他算法相比,该算法平均能消除约72%~81%的毛刺,降低约4%~8%的功耗,减少约23%~26%的关键路径延时,而只增加4%的触发器。
%K FPGA
%K firewall register
%K low power routing
%K glitch
%K lookup table
FPGA
%K 防火墙寄存器
%K 低功耗布线
%K 毛刺
%K 查找表
%U http://www.alljournals.cn/get_abstract_url.aspx?pcid=5B3AB970F71A803DEACDC0559115BFCF0A068CD97DD29835&cid=8240383F08CE46C8B05036380D75B607&jid=A9D9BE08CDC44144BE8B5685705D3AED&aid=F32C7DEF351C88CC7EE41DD5DF59927C&yid=9377ED8094509821&vid=D3E34374A0D77D7F&iid=5D311CA918CA9A03&sid=2E795B354B8A4EF4&eid=9D3B6F38EE3E2C55&journal_id=1001-3695&journal_name=计算机应用研究&referenced_num=0&reference_num=11