%0 Journal Article %T Research on cipher coprocessor instruction level parallelism compiler
密码协处理器指令级并行编译研究 %A GAO Fei %A LI Hong-yan %A ZHANG Yong-fu %A
高飞 %A 李红燕 %A 张永福 %J 计算机应用研究 %D 2010 %I %X 立足于处理器体系结构的研究,结合可重构设计技术以确保密码处理的灵活性是密码协处理器研究的重要方法,其中如何提升密码协处理器的性能是至关重要的问题。基于VLIW体系结构以及可重构设计技术,设计专用指令密码协处理器。编译器作为密码协处理器的重要组成部分,重点研究了密码协处理器指令级并行编译技术,通过提高指令级并行度来提升密码协处理器的性能。 %K cipher coprocessor %K very long instruction word(VLIW) %K reconfigurable computing %K instruction level parallelism %K instruction scheduling
密码协处理器 %K 超长指令字 %K 可重构计算 %K 指令级并行 %K 指令调度 %U http://www.alljournals.cn/get_abstract_url.aspx?pcid=5B3AB970F71A803DEACDC0559115BFCF0A068CD97DD29835&cid=8240383F08CE46C8B05036380D75B607&jid=A9D9BE08CDC44144BE8B5685705D3AED&aid=0169F83AC3E3FCF592E3C29363E4D4A1&yid=140ECF96957D60B2&vid=DB817633AA4F79B9&iid=94C357A881DFC066&sid=F4403DA1034A7215&eid=E1C7AF8CF9EC4482&journal_id=1001-3695&journal_name=计算机应用研究&referenced_num=0&reference_num=20