%0 Journal Article
%T Reconfigurable and Fast Finite Field Multiplier Architecture
一种可重构的快速有限域乘法结构
%A Yuan Dan-shou
%A Rong Meng-tian
%A
袁丹寿
%A 戎蒙恬
%J 电子与信息学报
%D 2006
%I
%X 在一种改进的串行乘法器的基础上,提出了一种可重构的快速有限域GF(2^n)(1〈m≤M)乘法器结构。利用一组配置信号和逻辑电路来改变有限域的度m,使得乘法器可以重构和编程。同时采用“门控时钟”减小电路功耗。该乘法器结构具有可重构性、高灵活性和低电路复杂性等特点。与传统的移位乘法器相比,它将乘法器速度提高一倍。这种乘法器适合于变有限域,低硬件复杂度的高性能加密算法的VLSI设计。
%K VLSI
有限域
%K 乘法器
%K 可重构
%K 椭圆曲线密码
%U http://www.alljournals.cn/get_abstract_url.aspx?pcid=5B3AB970F71A803DEACDC0559115BFCF0A068CD97DD29835&cid=1319827C0C74AAE8D654BEA21B7F54D3&jid=EFC0377B03BD8D0EF4BBB548AC5F739A&aid=97FF191659C6918B&yid=37904DC365DD7266&vid=D3E34374A0D77D7F&iid=E158A972A605785F&sid=E5ED9059DE792E50&eid=2A92ABD90588B251&journal_id=1009-5896&journal_name=电子与信息学报&referenced_num=0&reference_num=10