%0 Journal Article %T 5-Gb/s 0.18-m CMOS 2 : 1 multiplexer with integrated clock extraction
5-Gb/s 0.18-μm CMOS集成时钟提取功能的2:1复接器设计 %A Zhang Changchun %A Wang Zhigong %A Shi Si %A Miao Peng %A Tian Ling %A
张长春 %A 王志功 %A 施思 %A 苗澎 %A 田玲 %J 半导体学报 %D 2009 %I %X 摘要:采用SMIC 0.18um CMOS工艺设计并实现了一个5-Gb/s在片集成时钟提取功能的2:1复接器,且该时钟提取子电路具有自动相位对准功能.芯片面积为670um*780um.在1.8V电压下,总功耗为112 mW, 输入灵敏度在50 mV以下, 输出单端摆幅大于300 mV. 测试结果表明,该复接器能够在不需要任何外接元件、参考时钟或外部相位调整下可靠地工作在1.8 Gb/s至2.6 Gb/s之间的任何输入数据速率. 该芯片可被用在并行光互连系统中. %K multiplexer %K clock extraction %K automatic phase alignment %K phase frequency detector %K voltage-controlled oscillator
复接器 %K 时钟提取 %K 自动相位对准 %K 鉴频鉴相器 %K 压控振荡器 %U http://www.alljournals.cn/get_abstract_url.aspx?pcid=5B3AB970F71A803DEACDC0559115BFCF0A068CD97DD29835&cid=1319827C0C74AAE8D654BEA21B7F54D3&jid=025C8057C4D37C4BA0041DC7DE7C758F&aid=328975B9DAFC6955862556D9D98CC429&yid=DE12191FBD62783C&vid=340AC2BF8E7AB4FD&iid=9CF7A0430CBB2DFD&sid=85DC1A3005B892E6&eid=B31275AF3241DB2D&journal_id=1674-4926&journal_name=半导体学报&referenced_num=0&reference_num=0