%0 Journal Article
%T A Band III PLL Frequency Synthesizer
Band III锁相环型频率综合器的实现
%A Yin Yadong
%A Chen Jie
%A Wang Haiyong
%A
阴亚东
%A 陈杰
%A 王海永
%J 半导体学报
%D 2008
%I
%X 使用0.18μm 1.8V CMOS工艺实现了Band Ⅲ频率综合器,除压控振荡器(VCO)的调谐电感和锁相环路的无源滤波器外,其他模块都集成在芯片中.使用SPI总线实现VCO子频带的选择、电荷泵和VCO工作电流的配置等功能,使用改进的频带切换电路加快了频带切换.测试结果表明该频率综合器工作时的总功耗为34mW,提供的频率范围为143~271MHz;波段Ⅲ内偏离中心频率10kHz处的相位噪声低于-83dBc/Hz,100kHz处的相位噪声低于-104dBc/Hz,参考频率附近杂散低于-70dBc;与普通频带切换电路相比使用新的频带切换电路明显节省了频带切换时间.
%K frequency synthesizer
%K PLL
%K switched-capacitor array
%K VCO
%K band-switching circuit
频率综合器
%K 锁相环
%K 开关切换电容阵列
%K 压控振荡器
%K 频带切换电路
%K Band
%K 锁相
%K 环型
%K 频率综合器
%K 切换时间
%K 通频带
%K 杂散
%K 相位噪声
%K 中心频率
%K 波段
%K 频率范围
%K 功耗
%K 工作电流
%K 测试结果
%K 切换电路
%K 改进
%K 功能
%K 配置
%K 电荷泵
%K 的选择
%U http://www.alljournals.cn/get_abstract_url.aspx?pcid=5B3AB970F71A803DEACDC0559115BFCF0A068CD97DD29835&cid=1319827C0C74AAE8D654BEA21B7F54D3&jid=025C8057C4D37C4BA0041DC7DE7C758F&aid=97B0DEE6A3CFB45200B75B921121C6F6&yid=67289AFF6305E306&vid=771469D9D58C34FF&iid=B31275AF3241DB2D&sid=DB29DCDE63A11F6A&eid=966030800FCA5D46&journal_id=1674-4926&journal_name=半导体学报&referenced_num=0&reference_num=8