%0 Journal Article
%T A 12-bit, 40-Ms/s pipelined ADC with an improved operational amplifier
一种采用改进放大器的12位40兆采样率的流水线模数转换器
%A Wang Yu
%A Yang Haigang
%A Yin Tao
%A Liu Fei
%A
王瑜
%A 杨海钢
%A 尹韬
%A 刘飞
%J 半导体学报
%D 2012
%I
%X 本文设计实现了一种采用改进放大器的12位40兆采样率的流水线模数转换器。基于该模数转换器的结构,本文分析了影响模数转换器的精度的放大器非理想因素,并提出了针对放大器的补偿技术。该技术消除了增益提高技术和开关电容共模反馈结构对放大器的带宽和相位裕度的限制。整个模数转换器使用0.35μm标准CMOS工艺设计制作。测试结果表明,该模数转换器能够在2V输入范围内,40兆赫兹采样时钟下实现60.5dB信噪失真比和74.5dB的无杂散动态范围。
%K pipelined ADC
%K operational amplifier
%K compensation technique
流水线模数转换器,运算放大器,补偿技术
%U http://www.alljournals.cn/get_abstract_url.aspx?pcid=5B3AB970F71A803DEACDC0559115BFCF0A068CD97DD29835&cid=1319827C0C74AAE8D654BEA21B7F54D3&jid=025C8057C4D37C4BA0041DC7DE7C758F&aid=9FDF75195748F95DC0DD92D008FAF1AC&yid=99E9153A83D4CB11&vid=27746BCEEE58E9DC&iid=94C357A881DFC066&sid=3AF6FFD100BDB031&eid=9CF7A0430CBB2DFD&journal_id=1674-4926&journal_name=半导体学报&referenced_num=0&reference_num=14