%0 Journal Article
%T A "Time Reuse" Technique for Design of a Low-Power,High-Speed Multi-Modulus Divider in a Frequency Synthesizer
频率综合器中低功耗高速多模分频器设计的“时间借用”方法
%A Yuan Quan
%A Yang Haigang
%A Dong Fangyuan
%A Zhong Lungui
%A
袁泉
%A 杨海钢
%A 董方源
%A 钟伦贵
%J 半导体学报
%D 2008
%I
%X 提出一种基于"时间借用"方法的相位切换型多模高速分频器,新型的相位切换控制策略有效地减少相位切换控制环路的延时,使得多模分频器在较低的电源电压下仍能在较高的输入频率下工作,同时获得最大可分频模数.本文设计的多模分频器采用0.35μm标准CMOS工艺流片.测试结果表明,该多模分频器能够在2.5V电源电压下对2.4GHz输入信号进行48到64分频,所消耗的最大功耗仅为4.85mW,与近来报道的CMOS多模分频器相比,进一步降低了功耗速度比.
%K multi-modulus divider
%K phase-switching
%K low power
%K time reuse
多模分频器
%K 相位切换
%K 低功耗
%K 时间借用
%U http://www.alljournals.cn/get_abstract_url.aspx?pcid=5B3AB970F71A803DEACDC0559115BFCF0A068CD97DD29835&cid=1319827C0C74AAE8D654BEA21B7F54D3&jid=025C8057C4D37C4BA0041DC7DE7C758F&aid=5099AED1BCD43510563A55A3D7AC7107&yid=67289AFF6305E306&vid=771469D9D58C34FF&iid=E158A972A605785F&sid=89FA2FA9891FF61E&eid=5EEA08EFB4616D1C&journal_id=1674-4926&journal_name=半导体学报&referenced_num=0&reference_num=11