%0 Journal Article %T Key Techniques of Frequency Synthesizer for WLAN Receivers
无线局域网接收机用频率综合器的关键技术 %A Tang Lu %A Wang Zhigong %A Xu Yong %A Li Zhiqun %A
唐路 %A 王志功 %A 徐勇 %A 李智群 %J 半导体学报 %D 2007 %I %X 对无线局域网接收机用锁相环型频率综合器的几项关键技术进行了研究.首先分析了锁相环型频率综合器的结构并提出了系统的主要参数.采用TSMC 0.18μm射频CMOS工艺设计了一个具有低相位噪声的单片LC调谐型压控振荡器.其在4.189GHz频点上4MHz频偏处所测得的相位噪声为-117dBc/Hz.采用TSMC 0.18μm混合信号CMOS工艺实现了具有低功耗的下变频模块电路.该电路在1.8V电源供电下可正常工作,功耗为13mW. %K PLL %K WLAN %K VCO %K down scaling
锁相环 %K 无线局域网 %K 压控振荡器 %K 下变频模块 %K PLL %K WLAN %K VCO %K down %K scaling %K 无线局域网 %K 接收机 %K 频率综合器 %K WLAN %K Frequency %K Synthesizer %K total %K power %K supply %K results %K show %K work %K CMOS %K process %K circuit %K power %K dissipation %K center %K low %K phase %K noise %K technology %K radio %K frequency %K synthesizer %K monolithic %K voltage %K controlled %K oscillator %U http://www.alljournals.cn/get_abstract_url.aspx?pcid=5B3AB970F71A803DEACDC0559115BFCF0A068CD97DD29835&cid=1319827C0C74AAE8D654BEA21B7F54D3&jid=025C8057C4D37C4BA0041DC7DE7C758F&aid=CF48D6402B8A61BC&yid=A732AF04DDA03BB3&vid=D3E34374A0D77D7F&iid=E158A972A605785F&sid=8C044EC256B1039D&eid=E5D85F291CED2DA6&journal_id=1674-4926&journal_name=半导体学报&referenced_num=0&reference_num=8