%0 Journal Article %T 基于0.18μm CMOS工艺的高阶单环∑△ADC以及降采样数字滤波器的设计 %A 李迪 %A 杨银堂 %A 石立春 %A 吴笑峰 %J 半导体学报 %D 2009 %I %X 设计了一个过采样、高阶一位单环∑△模数转换器以及后级降采样数字滤波器。整个芯片采用TSMC 0.18μm CMOS工艺实现,芯片面积1mm×2mm,功耗为56mW。 调制器采用1.8V全差分电路结构,在过采样率64,时钟频率81.92MHz,640kHz带宽内,实测精度达到了15.32位,动态范围94dB。降采样数字滤波器的通带波纹小于0.01dB,阻带衰减75dB,过渡带为640kHz-740kHz。 %K 过采样模数转换器 %K ∑△调制器 %K 降采样滤波器 %K 开关电容 %U http://www.alljournals.cn/get_abstract_url.aspx?pcid=5B3AB970F71A803DEACDC0559115BFCF0A068CD97DD29835&cid=1319827C0C74AAE8D654BEA21B7F54D3&jid=025C8057C4D37C4BA0041DC7DE7C758F&aid=947318ADDF172D0D15D5A074ED1416DB&yid=DE12191FBD62783C&vid=340AC2BF8E7AB4FD&iid=F3090AE9B60B7ED1&sid=559EE571892D8195&eid=B31275AF3241DB2D&journal_id=1674-4926&journal_name=半导体学报&referenced_num=0&reference_num=0