%0 Journal Article %T A low-power CMOS frequency synthesizer for GPS receivers
一种应用于GPS接收机的低功耗CMOS频率合成器 %A Yu Yunfeng %A Yue Jianlian %A Xiao Shimao %A Zhuang Haixiao %A Ma Chengyan %A Ye Tianchun %A
于云丰 %A 乐建连 %A 肖时茂 %A 庄海孝 %A 马成炎 %A 叶甜春 %J 半导体学报 %D 2010 %I %X 提出了一种应用于GPS/Galileo L1/E1波段接收机的低功耗频率合成器,并成功在0.18 μm CMOS 工艺中实现。通过在锁存器的输出端引入时钟控制管,高速源耦合逻辑预分频器相比传统结构,最高分频频率得到提高。测试结果显示,该频率合成器在1.8V的电源供电情况下消耗电流6 mA,带内相噪小于-87 dBc/Hz(15 KHz频率偏移处),杂散小于-65 dBc,核心电路面积0.6 mm2。 %K frequency synthesizer %K GPS %K CMOS %K PLL %K source-coupled logic %K prescaler
频率合成器 %K 全球定位系统 %K CMOS %K 锁相环 %K 源耦合逻辑 %K 预分频 %U http://www.alljournals.cn/get_abstract_url.aspx?pcid=5B3AB970F71A803DEACDC0559115BFCF0A068CD97DD29835&cid=1319827C0C74AAE8D654BEA21B7F54D3&jid=025C8057C4D37C4BA0041DC7DE7C758F&aid=D8F1BDC9EB8C93539EAA518D5AF01D83&yid=140ECF96957D60B2&vid=4AD960B5AD2D111A&iid=B31275AF3241DB2D&sid=F26C362E32201763&eid=94C357A881DFC066&journal_id=1674-4926&journal_name=半导体学报&referenced_num=0&reference_num=14