%0 Journal Article
%T Low-power CMOS fully-folding ADC with a mixed-averaging distributed T/H circuit
一种带有混合平均式分布采样电路的低功耗CMOS全折叠型模数转换器
%A Liu Zhen
%A Jia Song
%A Wang Yuan
%A Ji Lijiu
%A Zhang Xing
%A
刘振
%A 贾嵩
%A 王源
%A 吉利久
%A 张兴
%J 半导体学报
%D 2009
%I
%X 本文设计了一个8位125MHz低功耗的CMOS全折叠型模数转换器。提出了一种新的含混合平均的分布式采样电路用来改进该模数转换器的精度。折叠器不仅用在细转换模块中,还用在粗转换和位同步校正模块中用来减少比较器的数目以实现低功耗。电路采用0.5μm CMOS工艺实现,面积为2mm×1.5mm。测试结果表明该数模转换器的微分非线性误差和积分非线性误差分别为0.6LSB/-0.8LSB和 0.9LSB/-1.2LSB。在1MHz的输入信号下,测出的信号与噪声加失真比为44.3dB,无杂散动态范围为53.5dB。在5V电源电压下,当采样率为125MHz时,整个电路的功耗为138mW。
%K analog-to-digital converter
%K low power
%K fully-folding
%K mixed-averaging distributed T/H circuit
%K bit synchronization
模数转换器,低功耗,全折叠,混合平均式分布采样电路,位同步校正
%U http://www.alljournals.cn/get_abstract_url.aspx?pcid=5B3AB970F71A803DEACDC0559115BFCF0A068CD97DD29835&cid=1319827C0C74AAE8D654BEA21B7F54D3&jid=025C8057C4D37C4BA0041DC7DE7C758F&aid=0D5C269E8857B3D6432F2A9C2BA8A102&yid=DE12191FBD62783C&vid=340AC2BF8E7AB4FD&iid=59906B3B2830C2C5&sid=88FB3EEC00C897DD&eid=94C357A881DFC066&journal_id=1674-4926&journal_name=半导体学报&referenced_num=0&reference_num=0