%0 Journal Article
%T 200Ms/s 177mW 8bit Folding and Interpolating CMOS A/D Converter
200Ms/s177mW8位折叠内插结构的CMOS模数转换器(英文)
%A Chen Cheng
%A Wang Zhaogang
%A REN Junyan
%A Xu Jun
%A
陈诚
%A 王照钢
%A 任俊彦
%A 许俊
%J 半导体学报
%D 2004
%I
%X 介绍了一个采用折叠内插结构的CMOS模数转换器,适合于嵌入式应用.该电路与标准的数字工艺完全兼容,经过改进的无需电阻就能实现的折叠模块有助于减小芯片面积.在输入级,失调平均技术降低了输入电容,而分布式采样保持电路的运用则提高了信号与噪声的失真比.该200MHz采样频率8位折叠内插结构的CMOS模数转换器在3.3V电源电压下,总功耗为177mW,用0.18μm3.3V标准数字工艺实现
%K analog-to-digital converter
%K CMOS analog integrated circuits
%K folding and interpolating
模数转换器
%K CMOS模拟集成电路
%K 折叠内插
%U http://www.alljournals.cn/get_abstract_url.aspx?pcid=5B3AB970F71A803DEACDC0559115BFCF0A068CD97DD29835&cid=1319827C0C74AAE8D654BEA21B7F54D3&jid=025C8057C4D37C4BA0041DC7DE7C758F&aid=211D06DE82C84A02&yid=D0E58B75BFD8E51C&vid=C5154311167311FE&iid=708DD6B15D2464E8&sid=A5545D8D349C0F70&eid=4108C40BBEB9A8DE&journal_id=1674-4926&journal_name=半导体学报&referenced_num=2&reference_num=14