%0 Journal Article %T 单片集成并行流水线操作16×16位数字乘法器 %A 洪志良 %A 张新源 %J 半导体学报 %D 1992 %I %X 本文介绍采用平行/流水线操作原理的16× 16位数字乘法器的工作原理和单片集成结果.整个电路由二相非重叠时钟控制,利用标准单元设计,由7000多门组成芯片,在双层铝布线的 2μm CMOS工艺上制备,能实现最高乘法操作每秒 7 MHz,芯片的面积为 8758 × 8878 μm. %U http://www.alljournals.cn/get_abstract_url.aspx?pcid=5B3AB970F71A803DEACDC0559115BFCF0A068CD97DD29835&cid=1319827C0C74AAE8D654BEA21B7F54D3&jid=025C8057C4D37C4BA0041DC7DE7C758F&aid=A79567FA89AE3345&yid=F53A2717BDB04D52&vid=FC0714F8D2EB605D&iid=5D311CA918CA9A03&sid=B99A53AADE50D922&eid=C4BBAD7A2DCC89BC&journal_id=1674-4926&journal_name=半导体学报&referenced_num=0&reference_num=0