%0 Journal Article
%T A Novel High-Speed Lower-Jitter Lower-Power-Dissipation Dual-Modulus-Prescaler and Applications in PLL Frequency Synthesizer
一种新型高速低抖动低功耗双模预分频器及其在PLL频率综合器中的应用
%A Xu Yong
%A Wang Zhigong
%A Li Zhiqun
%A and Xiong Mingzhen
%A
徐勇
%A 王志功
%A 李智群
%A 熊明珍
%J 半导体学报
%D 2005
%I
%X 提出了一种零中频两次变频802.11a接收机频率合成方案,降低电路功耗的同时,提高了电路可靠性.改进了双模预分频器的结构,提出了一种新型集成“或”逻辑的SCL结构D锁存器.采用0.18μm数模混合CMOS工艺投片测试表明,双模预分频器在1.8V电源下功耗仅5.76mW(1.8V×3.2mA),RMS抖动小于1%.
%K dual-modulus-prescaler
%K programmable divider
%K low power dissipation
%K low jitter
双模预分频器
%K 可编程分频器
%K 低功耗
%K 低抖动
%U http://www.alljournals.cn/get_abstract_url.aspx?pcid=5B3AB970F71A803DEACDC0559115BFCF0A068CD97DD29835&cid=1319827C0C74AAE8D654BEA21B7F54D3&jid=025C8057C4D37C4BA0041DC7DE7C758F&aid=B03A7C2DAAC3F7B9&yid=2DD7160C83D0ACED&vid=96C778EE049EE47D&iid=CA4FD0336C81A37A&sid=5BC9492E1D772407&eid=E114CF9BB47B65BE&journal_id=1674-4926&journal_name=半导体学报&referenced_num=4&reference_num=5