%0 Journal Article
%T Analysis and Implementation of a Folding/Interpolating ADC
折叠内插模数转换器分析及实现
%A Chen Cheng
%A Mao Jingwen
%A Wang Zhaogang
%A REN Junyan
%A MIN Hao
%A
陈诚
%A 毛静文
%A 王照钢
%A 任俊彦
%A 闵昊
%J 半导体学报
%D 2005
%I
%X 应用Matlab/Simulink工具对折叠内插模数转换器进行了建模,研究了具有8bit分辨率、200MHz采样频率的该模数转换器的芯片设计和实现.系统设计时采用Matlab/Simulink进行行为级建模并分别分析了预放大的增益、折叠电路的带宽以及比较器的失调对动态性能的影响.设计实现的模数转换器实测结果表明,积分非线性误差和微分非线性误差分别小于0.77和0.6LSB,在采样频率为200MHz及输入信号频率为4MHz时,信号与噪声及谐波失真比为43.7dB.电路采用标准0.18μm CMOS数字工艺实现,电源电压为3.3V,功耗181mW,芯核面积0.25mm2.
%K analog-to-digital converter
%K circuit modeling
%K folding and interpolating
模数转换器
%K 电路建模
%K 折叠内插
%U http://www.alljournals.cn/get_abstract_url.aspx?pcid=5B3AB970F71A803DEACDC0559115BFCF0A068CD97DD29835&cid=1319827C0C74AAE8D654BEA21B7F54D3&jid=025C8057C4D37C4BA0041DC7DE7C758F&aid=2D28AD1AAF4AA4E3&yid=2DD7160C83D0ACED&vid=96C778EE049EE47D&iid=B31275AF3241DB2D&sid=302799463F713260&eid=5C10CB62DEB8898B&journal_id=1674-4926&journal_name=半导体学报&referenced_num=0&reference_num=11